- VisualStudio2022插件的安装及使用-编程手把手系列文章
- pprof-在现网场景怎么用
- C#实现的下拉多选框,下拉多选树,多级节点
- 【学习笔记】基础数据结构:猫树
要求描述:使用条件表达式实现4路选择器 。
![]()
//实现代码
module mux4_1(
input a, b, c, d, s1, s0,
output reg y);
always@(*) begin
if(s1==0) begin
if(s0==0) y=a;
else y=b;
end
else begin
if(s0==0) y=c;
else y=d;
end
end
endmodule
//仿真代码
`timescale 1ns/100ps
module mux4_1_tb();
reg a, b, c, d, s1, s0;
wire out;
mux4_1 U1(a, b, c, d, s1, s0, out);
initial begin
s1=0;s0=0;d=0;c=0;b=0;a=0;
#10 s1=0;s0=0;d=0;c=0;b=0;a=1;
#10 s1=0;s0=0;d=0;c=0;b=1;a=0;
#10 s1=0;s0=0;d=0;c=0;b=1;a=1;
#10 s1=0;s0=1;d=0;c=1;b=0;a=0;
#10 s1=0;s0=1;d=0;c=1;b=0;a=1;
#10 s1=0;s0=1;d=0;c=1;b=1;a=0;
#10 s1=0;s0=1;d=0;c=1;b=1;a=1;
#10 s1=1;s0=0;d=1;c=0;b=0;a=0;
#10 s1=1;s0=0;d=1;c=0;b=0;a=1;
#10 s1=1;s0=0;d=1;c=0;b=1;a=0;
#10 s1=1;s0=0;d=1;c=0;b=1;a=1;
#10 s1=1;s0=1;d=1;c=1;b=0;a=0;
#10 s1=1;s0=1;d=1;c=1;b=0;a=1;
#10 s1=1;s0=1;d=1;c=1;b=1;a=0;
#10 s1=1;s0=1;d=1;c=1;b=1;a=1;
end
endmodule
得到仿真波形如下:
综合出的电路结构如下:
要求描述:实现一位二进制比较器 。
![]()
//实现代码
module comp_1(
input in0, in1,
output reg gt, eq, lt);
always@(*) begin
gt = 1'b0;
eq = 1'b0;
lt = 1'b0;
if(in0>in1) gt=1'b1;
if(in0==in1) eq=1'b1;
if(in0<in1) lt=1'b1;
end
endmodule
//仿真代码
`timescale 1ns/100ps
module comp_1_tb();
reg in0, in1;
wire gt, eq, lt;
comp_1 U1(in0, in1, gt, eq, lt);
initial begin
in0=0;in1=0;
#10 in0=0;in1=1;
#10 in0=1;in1=0;
#10 in0=1;in1=1;
#10 $finish;
end
endmodule
在本设计中,always块内if语句之前,我们对gt,eq和lt都赋值为0,这样做的重要性是保证每个输出都被分配一个值,如果没有这个初始赋值操作,Verilog会认为你不想让它们的值改变,系统将会自动生成一个锁存器,那么得到的电路就不再是一个纯组合电路了.
下图为未经数据初始化的波形图 。
要求描述:真值表如下:
![]()
//实现代码
module encode_8_3(
input [7:0] in,
output reg [2:0] out,
output reg valid);
always@(*) begin
valid = 1'b1;
case(in)
8'b00000001: out=3'b000;
8'b00000010: out=3'b001;
8'b00000100: out=3'b010;
8'b00001000: out=3'b011;
8'b00010000: out=3'b100;
8'b00100000: out=3'b101;
8'b01000000: out=3'b110;
8'b10000000: out=3'b111;
default: valid = 1'b0;
endcase
end
endmodule
//仿真代码
`timescale 1ns/100ps
module encode_8_3_tb();
reg [7:0] in;
wire [2:0] out;
wire valid;//增加鲁棒性,以指示输入了不希望的逻辑组合
encode_8_3 U1(in, out, valid);
initial begin
in = 8'b00000000;
#10 in = 8'b00000001;
#10 in = 8'b00000010;
#10 in = 8'b00000100;
#10 in = 8'b00001000;
#10 in = 8'b00010000;
#10 in = 8'b00100000;
#10 in = 8'b01000000;
#10 in = 8'b10000000;
#10 in = 8'b00000101;
#10 $finish;
end
endmodule
仿真得到的波形图如下:
要求描述:真值表如下:
![]()
//实现代码
module decode_3_8(
input [2:0] in,
output reg [7:0] out);
always@(*) begin
case(in)
3'b000: out = 8'b00000001;
3'b001: out = 8'b00000010;
3'b010: out = 8'b00000100;
3'b011: out = 8'b00001000;
3'b100: out = 8'b00010000;
3'b101: out = 8'b00100000;
3'b110: out = 8'b01000000;
3'b111: out = 8'b10000000;
endcase
end
endmodule
//仿真代码
`timescale 1ns/100ps
module decode_3_8_tb();
reg [2:0] in;
wire [7:0] out;
decode_3_8 U1(in, out);
initial begin
in = 3'b000;
#10 in = 3'b001;
#10 in = 3'b010;
#10 in = 3'b011;
#10 in = 3'b100;
#10 in = 3'b101;
#10 in = 3'b110;
#10 in = 3'b111;
#10 $finish;
end
endmodule
仿真得到的波形图如下:
要求描述: 8-3编码器,要求在任何时候都只有一个输入为1,如果输入有一个以上的1的时候,编码器只能输出一个无效信号来指示当前的状态;而优先编码器的输入可以同时包括一个以上的1,但输出状态会按照输入的优先级来确定 真值表如下:
![]()
//实现代码
module priority_encode_8_3(
input EI,
input [7:0] in,
output reg [2:0] out,
output reg GS, EO);
always@(*) begin
if(EI==1) begin out=3'b111; GS=1'b1; EO=1'b1; end
else if(in[7]==0) begin out=3'b000; GS=1'b0; EO=1'b1; end
else if(in[6]==0) begin out=3'b001; GS=1'b0; EO=1'b1; end
else if(in[5]==0) begin out=3'b010; GS=1'b0; EO=1'b1; end
else if(in[4]==0) begin out=3'b011; GS=1'b0; EO=1'b1; end
else if(in[3]==0) begin out=3'b100; GS=1'b0; EO=1'b1; end
else if(in[2]==0) begin out=3'b101; GS=1'b0; EO=1'b1; end
else if(in[1]==0) begin out=3'b110; GS=1'b0; EO=1'b1; end
else if(in[0]==0) begin out=3'b111; GS=1'b0; EO=1'b1; end
else begin out=3'b111; GS=1'b1; EO=1'b0; end
end
endmodule
//仿真代码
`timescale 1ns/100ps
module priority_encode_8_3_tb();
reg EI;
reg [7:0] in;
wire [2:0] out;
wire GS, EO;
priority_encode_8_3 U1(EI, in, out, GS, EO);
initial begin
EI=0; in=8'b00000000;
#10 in=8'b10000000;
#10 in=8'b11000000;
#10 in=8'b11100000;
#10 in=8'b11110000;
#10 in=8'b11111000;
#10 in=8'b11111100;
#10 in=8'b11111110;
#10 in=8'b11111111;
#10 EI=1;
#10 $finish;
end
endmodule
仿真得到的波形图如下:
要求描述: 包括七个LED管和一个圆形LED小数点,按照LED单元连接方式可以分为共阳数码管和共阴数码管 。
![]()
- 共阳数码管是指将所有发光二极管的阳极接到一起形成公共阳极(COM)的数码管,COM接到逻辑高电平,当某一字段发光二极管的印记为低电平时,相应字段就点亮;
- 共阴数码管是指将所有发光二极管的阴极接到一起形成公共阴极的数码管,COM接到逻辑低电平,当某一字段发光二极管的阳极为高电平时,相应字段就点亮
![]()
//实现代码
module hex_7seg(
input [3:0] hex,
input dp,
output reg [7:0] sseg
);
always@(*) begin
case(hex)
4'h0: sseg[6:0]=7'b0000001;
4'h1: sseg[6:0]=7'b1001111;
4'h2: sseg[6:0]=7'b0010010;
4'h3: sseg[6:0]=7'b0000110;
4'h4: sseg[6:0]=7'b1001100;
4'h5: sseg[6:0]=7'b0100100;
4'h6: sseg[6:0]=7'b0100000;
4'h7: sseg[6:0]=7'b0001111;
4'h8: sseg[6:0]=7'b0000000;
4'h9: sseg[6:0]=7'b0000100;
4'ha: sseg[6:0]=7'b0001000;
4'hb: sseg[6:0]=7'b1100000;
4'hc: sseg[6:0]=7'b0110001;
4'hd: sseg[6:0]=7'b1000010;
4'he: sseg[6:0]=7'b0110000;
4'hf: sseg[6:0]=7'b0111000;
endcase
sseg[7]=dp;
end
endmodule
module mux4_1d(
input a, b, c, d,
input [3:0] sel,
output reg y
);
always@(*) begin
y=1'b0; //赋初值,由于组合逻辑没有覆盖所有可能的输入情况,综合工具会综合出一个锁存器来保持输出状态,直到下一个有效的输入出现
if(sel[0]) y=a;
if(sel[1]) y=b;
if(sel[2]) y=c;
if(sel[3]) y=d;
end
endmodule
综合出的电路结构如下:
由于if-else综合出来的逻辑具有优先级,靠前的逻辑少、路径短,则sel[3]具有更高的优先级,即可以得到该电路的真值表如下:
时延优化思路:尽可能将延迟较大的分支放在电路后端(减少等待信号准备好的时间) 假设b信号的延迟较大,那么电路应该修改如下:
module mux4_1d(
input a, b, c, d,
input [3:0] sel,
output reg y);
always@(*) begin
y=1'b0;
if(sel[0]) y=a;
if(sel[2]) y=c;
if(sel[3]) y=d;
if(sel[1] & ~(sel[2] | sel[3])) y=b;
end
endmodule
相应综合出的电路图如下:
module time_delay_1(
input [6:1] A,
input [5:1] C,
input late_ctrl,
output reg Z);
always@(*) begin
if(C[1]) Z=A[1];
else if(~C[2]) Z=A[2];
else if(C[3]) Z=A[3];
else if(C[4] && ~late_ctrl) Z=A[4];
else if(~C[5]) Z=A[5];
else Z=A[6];
end
endmodule
综合出的电路图如下:
修改后的代码如下:
module time_delay_1(
input [6:1] A,
input [5:1] C,
input late_ctrl,
output reg Z);
reg Z1;
wire Z2, prev_cond;
always@(*) begin
if(C[1]) Z1=A[1];
else if(~C[2]) Z1=A[2];
else if(C[3]) Z1=A[3];
else if(~C[5]) Z1=A[5];
else Z1=A[6];
end
assign Z2=A[4];
assign prev_cond = C[1] || ~C[2] || C[3];
always@(*) begin
if(C[4] && ~late_ctrl && ~prev_cond)
Z=Z2;
else
Z=Z1;
end
endmodule
相应综合出的电路图如下:
module time_delay_2#(parameter N=8)(
input [N-1:0] A, B, C, D,
output reg [N-1:0] Z
);
always @(*) begin
if(A+B<24) Z=C;
else Z=D;
end
endmodule
综合出的电路图如下:
假设数据A延迟到来,那么可以调整电路如下:
module time_delay_2#(parameter N=8)(
input [N-1:0] A, B, C, D,
output reg [N-1:0] Z
);
always @(*) begin
if(A<24-B) Z=C;
else Z=D;
end
endmodule
综合出的电路图如下:
随着芯片工艺的进步和生产成本的降低,面积显得没有时序问题重要,但是减少设计面积,将降低功耗和成本 一般综合过程可以对面积进行优化,但在RTL编码中如果注意节约设计的面积,往往可以达到事半功倍的效果。设计中主要涉及触发器和组合结构,其中触发器的数量由功能决定,很难减少,且其面积与功能和工艺相关,故组合电路是电路面积优化的关键 。
好的电路是设计出来的,不是综合出来的!! 。
最后此篇关于Verilog3_组合逻辑电路的文章就讲到这里了,如果你想了解更多关于Verilog3_组合逻辑电路的内容请搜索CFSDN的文章或继续浏览相关文章,希望大家以后支持我的博客! 。
粗略地说,单向数据绑定(bind)只是与 ng-model 绑定(bind)。当涉及 Controller 时,在页面内和 2-way 内。有人可以向我解释这个概念,以便我真正了解如何看待它吗?还有什
我想知道是否有任何替代 2 向 SSL 的方法。 2 向 SSL 是确保客户端和服务器可信通信的唯一选择吗?我有一个自签名证书供我的客户使用,我能否将自签名证书重新用于 2 种 SSL 方式,还是应该
如果是这样,你如何设置认证证书,你需要什么文件?是 .pfx 吗?您将如何在浏览器中安装它?一直试图通过浏览器测试 2 路 ssl。我有一个网络服务,尝试连接时总是返回认证身份验证失败。 最佳答案 扩
我希望能够对 XHTML 文档进行三向合并: 从文档的一些原始副本开始 一个用户编辑原始文档的副本 另一个用户编辑原始文档的单独副本 需要一个工具来合并(自动和/或可视化)两个用户所做的更改。 注意:
我有 4 张 table : ad (id, ...) website (id, title, URL, ...) space (id, website_id, ...) ad_space_count
我在 java 中有一个无状态服务,部署在 tomcat 网络服务器中,我还配置了 2 路 ssl 验证。到目前为止,一切正常。当我有一个新客户端时,我只需要将新客户端证书放入我的 trustore
我已经创建了一个带有证书的信任库和带有私钥的 keystore 。我已经放置了以下代码,加载了 trsustore 管理器和 keystore 管理器,然后创建了 SSL 上下文的实例。 每当我向网络
如果我在仅服务器身份验证中正确理解 SSL/TLS,握手后,服务器会向客户端发送它的公钥和由 CA 签名的数字签名证书。如果客户端有这个 CA 的公钥,它就可以解密证书并与服务器建立信任。如果它不信任
我有 Nginx,它使用双向 TLS 代理从客户端到 IBM DataPower 的请求。 从 Nginx 向 IBM DP 发送消息时出现错误:sll server (SERVER) ssl pee
我刚刚开始了一个项目,让我的雇主成为一个管理软件。我有一个琐碎但可能很简单的查询,我似乎找不到任何相关信息。 在对象之间建立“具有”关系的两种方式是否谨慎/良好做法。例如,Client 对象“有一个”
我在设置双向 SSL 身份验证时遇到问题。 我需要从 wso2 企业集成商访问 HTTPS 端点。 服务提供商给了我一个 pfx keystore ,其中包含我必须提供给服务器的证书和私钥。 我在我的
我正在为小型 PoC 构建 AWS Lambda 服务。 PoC 中的流程是: 通过 POST 获取(文本)输入, 执行小字符串操作 + 将操纵值存储到 DynamoDB 中,然后 通过 HTTP P
我的任务是在 Java 上下文中实现双向 TLS。我找到了一个示例 ( https://www.opencodez.com/java/implement-2-way-authentication-us
我正在尝试测试一个非常简单的双向 IM 应用程序。客户端在 android 上,服务器在我的 PC(java)上。我已经在 PC 到 PC 之间用 java 测试了这个应用程序,它工作正常。 但是在我
我有 java web 服务支持2-way ssl auth。所以我有客户端 keystore (client.p12),服务器证书在受信任的存储区中,服务器 keystore 中的客户端证书在受信任
通过 HTTPS 使用 Web 服务 我们有一个我们正在使用的网络服务。 Webservice 可以在 HTTP 和 HTTPS 协议(protocol)上运行。使用 HTTP 没问题,但如何使用 H
我在 Node.js 上有一个后端服务器,我正在尝试在 Nginx 和这个后端服务器之间设置 2 路 SSL。 但是我得到一个错误:2015/11/02 06:51:02 [错误] 12840#128
我一直在尝试连接到启用了 2 路 SSL 的服务端点。我正在使用 Spring resttemplate。我已将证书添加到 keystore 中,但出现以下错误: >org.springframewo
从 CherryPy 3.0 开始,只需指向服务器证书和私钥即可启用单向 SSL,如下所示: import cherrypy class HelloWorld(object): def ind
这个问题来自:MySQL Number of Days inside a DateRange, inside a month (Booking Table) 我有一个包含以下数据的表: CREATE
我是一名优秀的程序员,十分优秀!